00:00 / 00:41
连播
清屏
智能
倍速
点赞4
00:00 / 02:21
连播
清屏
智能
倍速
点赞280
00:00 / 01:27
连播
清屏
智能
倍速
点赞5
Qiuming6天前
IBM、谷歌竞逐百位量子比特,荷兰初创实现架构突破直指“万级 QuantWare发布VIO-40K架构,为万比特量子处理器铺路,首批芯片预计2028年交付。 在量子计算领域,IBM和谷歌正围绕百位量子比特(qubit)芯片展开竞争。然而,一家荷兰初创公司近日宣称,已找到一条通向万比特级别的全新路径。 12月9日,荷兰量子硬件公司QuantWare在硅谷Q2B大会上发布了VIO-40K处理器架构。该公司表示,基于此架构可构建支持10,000个量子比特的处理器,这一规模是当前主流商用芯片的百倍。谷歌最新Willow芯片为105比特,IBM的Heron芯片为156比特。 过去几年,量子比特数量的增长陷入瓶颈。行业普遍认为,提升系统性能需优先改善错误率和比特质量,而非单纯增加数量。核心挑战在于,控制超导量子比特的信号线路会随规模扩大而变得极其复杂,二维芯片的布线空间有限。 QuantWare试图用创新的3D模块化架构打破这一僵局。VIO-40K采用“芯粒”(chiplet)设计,将多个模块通过高保真连接集成在一起,从而绕开传统单芯片的布线难题。“40K”指的是该架构能支持40,000条输入/输出线路,这是实现大规模扩展的关键。 “行业卡在100量子比特天花板已经太久,”QuantWare联合创始人兼CEO Matt Rijlaarsdam表示,“我们提供了一条清晰的规模化路径。” 值得注意的是,VIO-40K目前仍是架构蓝图。首批芯片预计2028年交付,单价高达约5000万欧元。该公司正建设专用制造厂Kilofab,计划于2026年投产。 业界深知,单纯的物理量子比特数量并不直接等同于可用算力。在实现容错量子计算前,需要大量物理比特通过纠错编码形成少数可靠的“逻辑量子比特”。这正是谷歌和IBM当前聚焦于提升比特质量与纠错能力的原因。QuantWare的路线则表明,推进物理比特的规模化是另一条必要且可行的赛道。 与此同时,QuantWare积极构建合作生态,宣布其架构与英伟达NVQLink平台兼容,以促进量子-经典混合计算。该公司也提供预验证的整机系统设计。 QuantWare的万比特蓝图,为量子硬件的演进提供了新的思路。然而,从架构设计到稳定可用的产品,仍需数年时间接受工程与实践的检验。 1.https://quantware.com/technology 2.https://interestingengineering.com/
00:00 / 04:50
连播
清屏
智能
倍速
点赞2
00:00 / 01:32
连播
清屏
智能
倍速
点赞9